山梨大学電子シラバス>検索結果一覧>授業データ |
授業科目名
|
担当教員
|
|||||||||||||||||||||
組込みアーキテクチャ
|
森澤 正之
|
|||||||||||||||||||||
時間割番号
|
単位数
|
コース
|
履修年次
|
期別
|
曜日
|
時限
|
||||||||||||||||
TJM305 | 2 | (未登録) | 3 | 前期 | 月 | I | ||||||||||||||||
[概要] | ||||||||||||||||||||||
組込みシステム技術者はソフトウェアだけでなく,そのソフトウェアが動くハードウェアを理解することが必要である.本講義は組込みシステムで使われるシステムのアーキテクチャを中心にコンピュータが内蔵される様々なシステムのアーキテクチャの基礎を学ぶ. | ||||||||||||||||||||||
[具体的な達成目標] | ||||||||||||||||||||||
本科目を終了した学生は以下の項目ができるようようになる。<BR><BR>(A) コンピュータアーキテクチャの基本概念を説明できる<BR>(B) ノイマン型コンピュータの基礎概念を説明でき、その構成を図を使って説明できる<BR>(C) 命令セットアーキテクチャを説明できる。<BR>(D) 演算アーキテクチャを説明でき、加減乗除のアルゴリズムを具体的な計算例を示して説明でき、それを実現するハードウェアを設計できる。<BR>(E) 制御アーキテクチャに関して、小規模簡易コンピュータを設計でき、それを使って具体的な命令ごとの動作を説明できる。<BR>(F) メモリ、キャッシュメモリ、仮想メモリなどのメモリアーキテクチャを説明できる<BR>(G) パイプラインについて説明でき、その他の高速化の手法についても説明できる<BR>(H) 割り込み、入出力について説明できる | ||||||||||||||||||||||
[必要知識・準備] | ||||||||||||||||||||||
2進数、論理演算、論理回路などの知識を必要とする。<BR>「組込み設計演習」を履修していることが望ましい。 | ||||||||||||||||||||||
[評価方法・評価基準] | ||||||||||||||||||||||
|
||||||||||||||||||||||
[教科書] | ||||||||||||||||||||||
[参考書] | ||||||||||||||||||||||
(未登録) | ||||||||||||||||||||||
[講義項目] | ||||||||||||||||||||||
第1回:コンピュータの歴史,ノイマン型コンピュータの基本構成と動作<BR>第2回:命令セットアーキテクチャ(命令, アドレッシング,CISCとRISC)<BR>第3回:演算アーキテクチャ1(データ表現)<BR>第4回:演算アーキテクチャ2(演算アルゴリズム)<BR>第5回:制御アーキテクチャ1(小規模簡易コンピュータの動作1)<BR>第6回:制御アーキテクチャ2(小規模簡易コンピュータの動作2)<BR>第7回:中間評価(総括とまとめ)<BR>第8回:制御アーキテクチャ3(小規模簡易コンピュータの設計1)<BR>第9回:制御アーキテクチャ3(小規模簡易コンピュータの設計2)<BR>第10回:メモリアーキテクチャ<BR>第11回:キャッシュメモリと仮想メモリ<BR>第12回:パイプラインアーキテクチャ<BR>第13回:高速化の技術<BR>第14回:割込みアーキテクチャ/入出力アーキテクチャ<BR>第15回:最終評価(総括とまとめ) | ||||||||||||||||||||||
[教育方法] | ||||||||||||||||||||||
1.本科目は反転授業とアクティブラーニングを導入する。受講者は事前に準備された動画資料を視聴してから授業に参加してもらう。また、授業のほとんどの時間は、討論やグループワークで行われる。<BR>2.授業で用いる資料は、配布するかE-ラーニング上で公開して、学習に活用できるようにする。 | ||||||||||||||||||||||
[JABEEプログラムの学習・教育目標との対応] | ||||||||||||||||||||||
(未登録) | ||||||||||||||||||||||
[その他] | ||||||||||||||||||||||
(未登録) |